Proyecto 1 - Diseño Lógico — Cronograma de Tareas

| Día                                         | Actividades principales                                                                                                                                                                                         | Entregables                                                                             | Bitácora física                                                                                             |
|---------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------|
| 1 – Organización<br>y planificación         | - Crear repositorio GitHub con<br>estructura Preparar bitácoras<br>individuales (numeradas y<br>fechadas) Dividir subsistemas<br>entre integrantes Hacer<br>diagrama de bloques general<br>del sistema Hamming. | - Repositorio inicial<br>en GitHub Diagrama<br>general en /docs.                        | - Registro de<br>planificación del<br>proyecto Roles de<br>equipo Boceto a<br>mano del diagrama<br>general. |
| 2 – Diseño de<br>subsistemas<br>Hamming     | - Cada integrante diseña su<br>subsistema (codificación,<br>decodificación, verificación,<br>corrección, despliegues)<br>Diagramas a mano y digitales<br>Definir ecuaciones booleanas<br>principales.           | - Diagramas digitales<br>en /docs Primeras<br>ecuaciones booleanas<br>en GitHub.        | - Diagramas a mano<br>de cada subsistema<br>Ejemplos de<br>simplificación<br>booleana.                      |
| 3 –<br>Implementación<br>en HDL             | - Programar en SystemVerilog<br>los subsistemas Crear<br>testbenches básicos Simular<br>en RTL (pre-síntesis).                                                                                                  | - Código HDL en<br>/src Capturas de<br>simulación en /sim.                              | - Notas de<br>simulaciones<br>Resultados de<br>primeras pruebas.                                            |
| 4 – Integración y<br>simulación<br>completa | - Integrar todos los módulos<br>Simular en RTL y post-<br>síntesis Corregir errores y<br>simplificar ecuaciones<br>Seleccionar un ejemplo de<br>simplificación para el informe.                                 | - Diseño integrado en<br>GitHub Capturas de<br>simulación completas.                    | - Registro de errores<br>detectados y<br>soluciones<br>Simplificación<br>booleana anotada a<br>mano.        |
| 5 – Ejercicio 2:<br>Oscilador en<br>anillo  | - Construir oscilador con<br>74LS04 Medir período de<br>oscilación (5 inversores y<br>luego 3) Probar con cable<br>largo y un inversor con<br>capacitor Guardar imágenes<br>USB del osciloscopio.               | - Imágenes del<br>osciloscopio en<br>/docs Cálculos de<br>retardo en<br>GitHub/informe. | - Mediciones de períodos Observaciones de cambios en la señal Explicaciones a mano de resultados.           |
| 6 –<br>Implementación<br>física en FPGA     | - Conectar switches, LEDs y displays en protoboard Probar casos: sin error, 1 error corregible, 2 errores detectables Documentar conexiones con fotos y esquemas.                                               | - Fotos y esquemas en /docs Código final en /src.                                       | - Registro de<br>conexiones<br>Resultados de pruebas<br>reales Comparación<br>con simulaciones.             |
| 7 – Informe final<br>y entrega              | - Completar README.md<br>(informe grupal) Revisar<br>bitácoras individuales Subir<br>última versión a GitHub<br>Preparar presentación de FPGA<br>+ oscilador en anillo.                                         | - Informe completo en<br>README.md<br>Repositorio final<br>listo FPGA<br>funcionando.   | - Resumen de la<br>semana Problemas<br>enfrentados y<br>soluciones Reflexión<br>final del aprendizaje.      |